数字逻辑电路作业第二章

发布 2022-07-14 19:40:28 阅读 5318

第2作业答案。

2-6 题2-6图(a)所示电路,二极管为理想二极管,图(b)是输入信号vi=10sinωt(v),试分析二极管的工作状态并画出输出vo的波形。

题2-6图。

解:vi>5v时,d1导通,vo=5v;vi< -5v时,d2导通,vo= -5v;-5v< vi <5v时,d1、d2均截止,vo= vi 。vo对应 vi的波形如下图所示。

题2-9图。

2-9 题2-9图所示三极管电路,已知管子开始导通时基极电压为0.5v,饱和时,vbe=0.7v,vces=0.

3v。试问:(1)vi分别为0.

3v和10v时,对应的输出电压vo=?(2)管子刚进入截止区和饱和区时,对应输入电压vi=?

解:(1) vi =0.3v时,管截止,vo= vcc= +12v,vi =10v时,管饱和,vo=0.3v;

2)管子刚进入截止时。

vi=4.3v

管子刚进入饱和时。

2-16 判断题2-16图所示各电路的逻辑功能。

题2-16图。

解:(a)。 b)。 c) b=1,;b=0,y3 与a之间不通(输出高阻)。(d) b=1,y4=a,b=0,y4呈高阻态。

2-17 题2-17图给出了cc4007的电路图和引出端号。试用该电路组成以下电路。并说明如何连线:

1)三反相器;

2)三输入或非门;

3)三输入与非门;

4)大吸收电流(灌电流)驱动器;

5)大供给电流(拉电流)驱动器;

题2-17图。

6)单刀双向传输开关。

解:(1) 9,4,7短接后接地,11,2,14短接后接vdd形成三个反相器:10输入1a,12输出1y;3输入2a 短接后作输出2y;6输入3a短接后作输出3y。

2) 14接vdd短接后接地;13接2,1接 短接作为输出,形成三输入或非门为输入—8为输出。

3) 7接地短接后接vdd;9接5,4接短接作为输出;形成三输入与非门作为输入—13为输出。

短接后接vdd短接后接地短接作为输入a短接作为输出y形成大吸收电流驱动器,亦为大供给电流驱动器。

6)14接vdd,7接地,13和8相接,形成一个输入为6,输出为8的反相器作为反相控制,8接3,10和6接在一起作为控制端。

2和12相接,1和9相接作为双向输出、输入端,形成控制端c为高电平接通传输开关(门);

11和5相接,12和4相接作为双向输出、输入端,形成控制端为低电平接通传输开关(门)。

2-19 现有四2输入与非门cc4011和四2输入或非门cc4001各一块, 题2-19图是它们的封装引脚示意图。试问实现y1=abcd和y2=a+b+c+d,该如何连接电路,画出连线图。

题2-19图。

解: 连线图如右图所示。

数字逻辑电路作业

数字电路与逻辑设计 作业1 一 填空题 1.数字电路只能处理信号,不能处理信号。2.八进制数27.2对应的十进制数为二进制数为。3.八进制数41.24对应的十六进制数为十进制数是。4.8421bcd编码为 0101,0011 的十进制数是转换为二进制数是。5.二进制数1100110的grary码为8...

数字逻辑电路作业

数字电路与逻辑设计 作业2 一 填空题 1.基本rs触发器,当r0,s0都接高电平时,该触发器具有 1 功能。2.基本rs触发器使用时不允许同时为 0 即必须满足 1 的条件,这个条件也称为基本rs触发器输入信号的约束条件。3.按逻辑功能来划分,触发器可分为rs触发器,jk 触发器,d 触发器和t触...

数字逻辑电路作业

数字电路与逻辑设计 作业1 一 填空题 1.数字电路只能处理数字信号,不能处理模拟信号。2.八进制数27.2对应的十进制数为 23.25 二进制数为 10111.01 3.八进制数41.24对应的十六进制数为 21.5 十进制数是 65.256 4.8421bcd编码为 0101,0011 的十进制...