2011 年春季学期电子信息系专业。
数字电子技术》
期末试卷(a卷)
卷面总分: 100分答题时间: 120分钟
一:填空题(本大题共6 小题,每空 1分,共 10 分)
1、 如下图,其代表的二进制数是。
2、 (1100)bd ;(a1)hb;
21)d8421bcd ;(3.5)db
3、 jk触发器的特性方程是。
4、 根据摩根定理。
5、 共阳极数码管显示6,对应的a、b、c、d、e、f、g对应的7位数字信号是是。
6是构成时序逻辑电路的基本逻辑单元。
二:基础题(本大题共 6 小题,每小题 5 分,共30 分)
1、画出基本逻辑运算中的与运算、或运算和非运算的逻辑门符号;画出jk触发器、d触发器的逻辑符号。
2、简述施密特触发器的工作特点,并画出特性曲线。
3.化简下式。
4、化简下式。
5、用一个3线–8线译码器实现下面函数,并在下面给出的74138译码器的原理图的基础上画出相应电路。
6、用74161设计一个同步9进制加法计数器。在给出的74161原理图基础上画出设计电路图。(集成计数器74161是4位二进制同步加计数器,具有异步清零、同步置数功能。)
三、分析题(本大题共 2小题,每小题 10 分,共 20 分)
1、 分析该逻辑电路的功能。
2、分析如图所示的逻辑电路。
四:设计题(本大题共 3小题,共40分;其中前两小题每1小题 15 分,第3小题10分)
1、仅用与非门设计一个三人表决器,当三人当中有两人或者两人以上同意,电路输出为1;否则输出为0。
2、用d触发器设计一个三位二进制同步可逆计数器。
3、下图是用555定时器组成的电路,其是什么常用电路,并画出vc和vo的波形图。
04年数字电子技术试题
六 已知某触发器的真值表如题六图所示,求出该触发器的状态转换方程 画。出状态转换图,并用jk触发器及少量的门实现 在答题纸上画出电路 15分 七 试分析题七图 a b 所示电路是几分频电路,并列出计数状态表。20分 八 由555构成的施密特触发器如题八图所示,求 1 当vcc 12v,且没有外接控制...
数字电子技术作业
作业 一 1 用公式法化简 由题意 原式。化简完毕。2 用卡诺图化简 根据题意 将式中的最小项 填1 和无关项 填 分别放入卡诺图中对应的方格中。依据画圈的规则对相领的项画圈,得到 四个圈。对每个圈化简。圈1为 圈2为 圈3为 圈4为 原式 3 如图所示,通过连线作图,实现下列函数。由题意 原式。首...
“数字电子技术”作业
第1章作业。1.1为了将600份文件顺序编码,如果采用二进制 最少需要用几位?如果改用八进制或十六进制 则最少各需要用几位?1.4将下列二进制数转换为等值的十进制数。1.5将下列二进制数转换为等值的八进制数和十六进制数。1.6将下列十六进制数转换为等值的二进制数。1.9将下列十进制数转换为等值的二进...