2019数字逻辑综合练习

发布 2022-02-07 17:47:28 阅读 1481

一二选择题。

1. 下列电路中属于数字电路的是( d )。

a. 差动放大电路 b. 集成运放电路

c. rc振荡电路 d. 逻辑运算电路

2. 余3码***对应的2421码为(c )。

a. 01010101 b. 10000101

c. 10111011 d. 11101011

3. 表示任意两位十进制数,需要( b)位二进制数。

a. 6b. 7

c. 8d. 9

4. n个变量可以构成( c )个最大项。

a. nb. 2n

c. 2nd. 2n-1

5. 下列触发器中,没有约束条件的是(c )。

a. 主从r-s触发器 b. 基本r-s触发器

c. 主从j-k触发器 d. 以上均有约束条件

6. 组合逻辑电路中的险象是由于( c )引起的。

a. 电路未达到最简 b. 电路有多个输出

c. 电路中的时延 d. 逻辑门类型不同

7. 实现同一功能的mealy型同步时序电路比moore型同步时序电路所需要的( b )。

a. 状态数目更多 b. 状态数目更少

c. 触发器更多 d. 触发器一定更少。

8. 用0011表示十进制数2,则此码为(d )。

a. 余3码 b. 5421码

c. 余3循环码 d. 格雷码。

9. 标准与或式是由( b )构成的逻辑表达式。

a. 与项相或 b. 最小项相或

c. 最大项相与 d. 或项相与

10. (b )的输出端可以直接相连,实现线与。

a. 一般ttl与非门 b. 集电极开路ttl与非门

c. 一般cmos与非门 d. 一般ttl或非门

11. j-k触发器在cp时钟脉冲作用下,要使得q(n+1) =qn,则输入信号必定不会为( c )。

a. j = k = 0 b. j = q, k =

c. j = q, k = q d. j = q, k = 0

12. 设计一个五位二进制码的奇偶位发生器电路(偶校验码),需要( c)个异或门。

a. 2b. 3

c. 4d. 5

13. a⊕1⊕0⊕1⊕1⊕0⊕1 = a )。

a. ab.

c. 0d. 1

14. ab+a在四变量卡诺图中有( d )个小格是“1”。

a. 13b. 12

c. 6d. 5

15. 八路数据分配器,其地址输入(选择控制)端有( c )个。

a.1b.2

c.3d.8

16. 电路如右图所示,经cp脉冲作用后,欲使qn+1=qn,则a,b输入应为( b )。

a.a=0,b=qb.a=1,b=1

c.a=0,b=1d.a=1,b=0

17. 一位十进制计数器至少需要( b )个触发器。

a.3b.4

c.5d.10

18. 完全确定原始状态表中的五个状态a、b、c、d、e,若有效对a和b,b和d,c和e,则最简状态表中只含(a )个状态。

a. 2b. 3

c. 1d. 4

19. 一个8位的模/数(a/d)转换器,如果参考电压vref=5v,输入电压vin=2.5v,则转换结果为:( d )。

a. 4b. 8

c. 64d. 128

20. 根据反演规则可知,逻辑函数的反函数为( c )。

ab. cd.

21. 要使j-k触发器的次态与现态相反,j和k的取值应为( b )。

a. 00b. 11

c. 01d. 10

22. gal器件是指( c )

a. 随机读写存储器b. 可编程逻辑阵列。

c. 通用阵列逻辑d. 现场可编程门阵列。

1. 组合电路是指( b )组合而成的电路。

a.触发器b.门电路。

c.计数器d.寄存器。

2. eprom的与阵列( a ),或阵列( )

a.固定,可编程b.可编程,固定。

c.固定,固定d.可编程,可编程。

3. 在isplsi器件中,grp是指( b )。

a.全局布线区b.通用逻辑块。

c.输出布线区d.输入输出单元。

4. 双向数据总线可以采用( b )构成。

a. 译码器b.三态门。

c.与非门d.多路选择器。

5. 同步时序电路设计中,状态编码采用相邻编码法的目的是( d )。

a. 减少电路中的触发器 b. 提高电路速度

c. 提高电路可靠性 d. 减少电路中的逻辑门

6. 设计一个8421码加1计数器,至少需要(b )个触发器。

a. 3b. 4

c. 6 d. 10

7. 三极管作为开关时工作区域是(d )。

a. 饱和区+放大区b. 击穿区+截止区

c. 放大区+击穿区d. 饱和区+截止区

8. (a )触发器不可以用来构成移位寄存器。

a. 基本r-sb. 同步r-s

c. 同步dd. 边沿d

9. 余三码***对应的2421码为(c )。

a. 01010101b. 10000101

c. 10111011d. 11101011

10. 实现两个4位二进制数相乘的组合电路,其输入输出端个数应为(b )。

a. 4入4出b. 8入8出

c. 8入4出d. 8入5出

11. 要使j-k触发器在时钟作用下的次态与现态相反,j和k的取值应为(b )。

a. 00 b. 11

c. 01 d. 01或10

12. 基本rs触发器当(a )时,出现输出的不确定状态。

a. 两输入同为0 b. 两输入同为1

c. 置位端输入1 d. 复位端输入1

13. 同步rs触发器是由基本rs触发器和用来引入r、s及时钟脉冲cp的两个(c )构成的。

a. 与或门 b. 或非门

c. 与非门 d. d触发器

14. f(a,b,c)的任意两个最小项之积 = a )。

a. 0b. 1

cd. abc

15. 所谓( c )是触发器对cp脉冲进行计数,即触发器在逐个cp脉冲的作用下,产生0和1两个状态的交替变化。

a. 原始状态b. 翻转。

c. 计数状态d. 空翻。

16. 某四变量函数卡诺图中有8个“1”几何相邻,合并成一项可消去( c )个变量。

a. 1b. 2

c. 3d. 4

17. 一个8位的模/数(a/d)转换器,如果参考电压vref=5v,输入电压vin=2.5v,则转换结果为:( d )。

a. 4b. 16

c. 64d. 128

18. 下列物理量中,不属于数字量的有( b )。

a. 开关状态b. 温度。

c. 机械钟上的时间d. 指示灯状态。

19. 表示任意两位十进制数,需要(b )位二进制数。

a. 6b. 7

c. 8d. 9

20. 用与非门构成的基本rs触发器当( a )时,出现输出的不确定状态。

a. 两输入同为0b. 两输入同为1

c. 置位端输入1d. 复位端输入1

21. 同步rs触发器是由基本rs触发器和用来引入r、s及时钟脉冲cp的两个( c )构成的。

a. 与或门b. 或非门。

c. 与非门d. d触发器。

22. ,则f=( c )。

a. abcb. a+b+c

cd. 23. 欲对全班53个同学以二进制**编码表示,最少需要二进制的位数是( b )。

a. 5b. 6

c. 10d. 53

24. 或非门构成的基本rs触发器,输入端sr的约束条件是( a )。

a. sr=0b. sr=1

cd. 25. 一个t触发器,在t=1时,来一个时钟脉冲后,则触发器( d )。

a. 保持原态b. 置0

c. 置1d. 翻转。

26. 在cp作用下,欲使d触发器具有qn+1=的功能,其d端应接( d )。

a. 1b. 0

cd. 27. 比较两个两位二进制数a=a1a0和b=b1b0,当a>b时输出f=1,则f的表达式是( c )。

ab. cd.

28. 74ls160十进制计数器它含有的触发器的个数是( c )。

a. 1个b. 2个。

c. 4个d. 6个。

29. 主从触发器的触发方式是( c )。

a. cp=1b. cp上升沿。

c. cp下降沿d. 分两次处理。

30. 以下哪一条不是消除竟争冒险的措施( b )。

a. 接入滤波电路b. 利用触发器。

c. 加入选通脉冲d. 修改逻辑设计。

31. 下图中输出f=的电路是( d )。

ab. 2cd. 4

32. 十进制数555的余3码为( c )。

a. 101101101b. 010***

c. 100010001000d. 010***

数字逻辑作业

习题一。1.6 将下列二进制数据转换成十进制数 八进制数和十六进制数。1.7 将下列十进制数转换成二进制数 八进制数和十六进制数 二进制数精确到小数点后4位 1.10 已知 n 补 1.0110,求 n 原,n 反和n。习题二。2.2 用逻辑代数的公理 定理和规则证明下列表达式 2.4 利用反演规则...

《数字逻辑》作业

一 单项选择题。1 八进制数的十六进制数是 c a.b.c.d.2 用0,1两个符号对100个信息进行编码,则至少需要 b a.8位 b.7位 c.9位 d.6位。3 逻辑函数 d a.b.c.d.4 逻辑函数的最小项标准式为 c ab.c.d.5 已知逻辑函数,则的最简反函数为 a ab.cd.6...

数字逻辑作业

一 填空题。1 二进制数1111.11的十进制形式为 15.75 2 十进制数789的8421bcd码为。3 十六进制数edcba的八进制形式为 3556272 4 二进制数0110110的gray码为。5 基本rs触发器在正常工作时,不允许输入r s 1的信号,因此它的约束条件是。6 在jk触发器...