数字电子技术课程设计

发布 2022-10-05 16:46:28 阅读 6307

实验报告。

实习课题:数字电子时钟设计。

学院: 专业:

学号: 姓名。

实习时间:2013--7 .8~ 2013-7.10

一、方案论证选择。

1.1设计目的。

设计一种多功能数字钟,该数字钟具有基本功能和扩展功能两部分。其中,基本功能部分的有准确计时,以数字形式显示时、分、秒的时间和校时功能。扩展功能部分则具有:

定时控制、仿广播电台正点报时、自动报整点时数和触摸报正点的功能。数字钟的电路也是由主体电路和扩展电路两部分构成,在电路中,基本功能部分由主体电路实现,而扩展功能部电路实现。这两部分都有一个共同特点就是它们都要用到振荡电路提供的1hz脉冲信号。

在计时出现误差时电路还可以进行校时和校分,为了使电路简单所设计的电路不具备校秒的功能。并且要用数码管显示时、分、秒,各位均为两位显示,扩展部分要有相应的响应电路。

1.2设计要求。

1. 用秒脉冲作信号源,构成数字钟,显示秒、分、时。

数字钟是一个将“ 时”,“分”,“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒。一个基本的数字钟电路主要由秒信号发生器、“时、分、秒、”计数器、译码器及显示器组成。

由于采用纯数字硬件设计制作,与传统的机械表相比,它具有走时准,显示直观,无机械传动装置等特点。

本设计中的数字时钟采用数字电路实现对“时” 、分”、“秒”的显示和调整。通过采用各种集成数字芯片搭建电路来实现相应的功能。具体用到了555**器,cd4518及与非门集成芯片等。

该电路具有计时的功能。

设计要求。1)、 时钟的“时”要求用两位显示并用二十四小时制显示;

2)、 时钟的“时”“分”、“秒”要求各用两位显示;

1.21 单元电路。

数字电子钟的设计方法很多种,例如,可用中小规模集成电路组成电子钟;也可以利用专用的电子钟芯片配以显示电路及其所需要的外围电路组成电子钟;还可以利用单片机来实现电子钟等。

在本次设计,电路是由许多单元电路组成的,因此首先必须对各个单元电路进行设计。

1.22 主体电路部分。

电路部分的电路主要由振荡电路、计数电路、显示电路这几大块组成。

一数字电子钟的基本组成框图。

二组成部分及各部分作用。

数字钟是一个将“时”、“分”、“秒’’显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒。因此,一个基本的数字钟电路主要由五部分组成。

其整机框图见图。

主体电路。1.23 振荡电路。

晶体振荡器的作用是产生时间标准信号。数字钟的精度,主要取决于时间标准信号的频率及其稳定度。因此,一般采用石英晶体振荡器经过分频得到这一信号。

也可采用由门电路或555定时器构成的多谐振荡器作为时间标准信号源。

振荡器是数字钟的心脏,它是产生时间标准“秒”信号的电路。为了制作简便,在精度要求不高的条件下,本系统中的振荡电路选用555定时器构成的多谐振荡器,见图。多谐振荡器的振荡频率可由式估算。

若选输入端的频率为2khz的时钟信号,在输出端得到1hz信号,选电阻r1=r2=2.4kω,c应选0.1uf。

调试:按图电路连线,输出接发光二极管,观察发光二极管的显示情况。

1.24 时、分、秒显示电路模块设计。

整个电路的的核心芯片是cd4518,它是一个双10进制加法计数器,因此只需要三个芯片,进行级联即可实现两个六十进制和一个二十**制计数器,再加上一些合适的逻辑门,实现置零和进位。

上图是秒显示电路设计图,右边为秒个位,左边为秒十位,秒个位的电路中置零引脚和时钟输入端cp1必须接地,这是因为cmos的引脚不能悬空,否则会影响实验结果,cp0接秒脉冲信号,考虑到秒个位计数到9的时候必须进位,所以在显示0的同时输出一个进位信号,输出是0000,因此可以用一个或非门,当输出是0000的时候提供一个进位信号至秒十位的时钟输入端,秒十位另一个时钟输入端接地,当秒十位计数器计到5时,在输出为0110时提供一个信号到秒十位计数器的置零端,使其实现0110——0000,即六十进制。

上图是分计数显示电路设计图,原理与秒计数显示电路接近,分个位的时钟输入端接来自秒十位的进位信号,另外一个时钟输入端接校时电路模块,由于设计的过程是分块设计的,因此先将该时钟输入端接地,分十位的原理也是一样的。

下图是时计数显示电路设计图,与分、秒不同的是,这一块是24进制,当时十位为的时候,时个位正常从0—9显示;当时十位为2时,要求时个位的显示是,然后就回到0,因此在置零这一部分接法不同于分、秒计数显示电路,考虑到当时计数器为23时必须变为00,即当时十位输出为0010、时个位输出为0100时,分别变为,因此可用一个与门实现,按如图的接法,并且注意到时十位和时个位都必须置零。

1)四-2输入与非门74ls00

集成逻辑门是数字电路中应用十分广泛最基本的一种器件,为了合理的使用和充分利用其性能,必须对它的主要参数和逻辑功能进行测试。

2 )调试:按电路图在实验箱上连线。因为cc 4518内含有两个同步十进制计数器,74ls00内含有四个2输入与非门,因此分别用一片cc4518和74ls00就够了。

1. 按图(a)电路连线,输出可接发光二极管。观察在cp作用下(cp为1hz可直接由实验箱连续脉冲输出端提供)输出端发光二极管的状态变化情况,验证是否为六十进制计数器。

a)2. 按图(b)电路连线,(方法同上)验证该电路是否为二十**制计数器。

1.25 译码和数码显示电路。

译码和数码显示电路是将数字钟的计时状态直观清晰地反映出来,被人们的视觉器官所接受。显示器件选用led七段数码管。在译码显示电路输出信号的驱动下,显示出清晰、直观的数字符号。

数字钟的计数器在cp脉冲韵作用下,按60秒为1分、60分为1小时,‘24小时为1天的计数规律计数时,就应将其状态显示成清晰的数字符号。这就需要将计数器的状态进行译码并将其显示出来。我们选用的计数器全部是二-十进制集成片,“秒”、“分”、“时”的个位和十位的状态分别由集成片中的四个触发器的输出状态来反映的。

每组(四个).输出的计数状态都按 bcd**以高低电平来表现。因此,需经译码电路将计数器输出的bcd**变成能驱动七段数码显示器的工作信号。

数字电子技术课程设计

课题一 多功能数字钟。1.设计要求 数字钟的功能要求 基本功能。以数字形式显示时 分 秒的时间,为节省器件,其中秒的个位用发光二极管指示,小时的十位亦用发光二极管指示,灯亮为 1 灯灭为 0 小时计数器的计时要求为 12翻1 要求手动快速校时 校分或慢校时 慢校分。扩展功能。定时控制,其时间自定 仿...

数字电子技术课程设计

目录。一 设计目的。二 内容及要求。三 设计思想。四 单元电路的设计 参数计算 器件选择及介绍 一 电源部分。二 单脉冲产生部分。三 译码驱动显示部分。四 控制部分及循环加减计数部分。五 总体电路设计图 工作原理及元器件清单 六 硬件电路安装 调试测试结果,出现的问题 原因及解决方法。七 总结设计电...

数字电子技术课程设计

本科生课程设计。题目 数字钟的设计。课程 数字电子技术课程设计。专业 电气工程及其自动化。班级 学号 姓名 指导教师 完成日期。目录。一 设计内容与设计要求 2 二 设计要求 3 三 设计思路 3 3.1总体设计方案 3 3.2 原理框图 4 四 单元电路设计 4 4.1时钟振荡电路 4 4.2计数...