2023年C题数字存储示波器设计方案

发布 2022-01-29 03:12:28 阅读 6424

2023年c题数字存储示波器。

本题设计一个数字存储示波器,以xilinx公司20万门fpga芯片为核心,辅以必要的外围电路(包括信号调理、采样保持、内部触发、a/d转换、d/a转换和i/o模块),利用vhdl语言编程,实现了任意波形。

数字存储示波器。

摘要。本题设计一个数字存储示波器,以xilinx公司20万门fpga芯片为核心,辅以必要的外围电路(包括信号调理、采样保持、内部触发、a/d转换、d/a转换和i/o模块),利用vhdl语言编程,实现了任意波形的单次触发、连续触发和存储回放功能,并按要求进行了垂直灵敏度和扫描速度的挡位设置。信号采集时,将外部输入信号经信号调理模块调节到a/d电路输入范围,经a/d转换后送入fpga内部的双口ram进行高速缓存,并将结果通过d/a转换送给通用示波器进行显示,完成了对中、低频信号的实时采样和高频信号的等效采样和数据存储回放。

经测试,系统整体指标良好,垂直灵敏度和扫描速度等各项指标均达到设计要求。

关键词:fpga实时采样等效采样。

一、方案选择与论证。

数字存储示波器系统由信号调理电路、采样保持电路、触发电路、a/d、d/a、x输出电路、y输出电路、控制处理器等组成。

方案一:采用80c51单片机为控制核心,其系统框图如图1。对输入信号进行放大或衰减后,用外接触发电路产生触发信号,通过a/d转换将模拟信号转换成数字信号,再通过单片机将数据锁存至外部ram,然后由单片机控制将数据送至d/a输出。

图1方案一系统框图。

这种方案结构较为简洁,但在满足题目的实时采样频率的要求下,a/d的最高采样速度达1mhz,由普通单片机直接处理这样速率的数据难以胜任,采用高档单片机甚至采用dsp芯片,将大大增加开发的难度。而且目前常用的外接ram芯片时钟周期一般为40mhz~50mhz,难以达到高速数据存储的要求。

方案二:用fpga可编程逻辑器件作为控制及数据处理的核心,外接触发电路实现触发功能,利用fpga的层次化存储器系统结构,使用fpga内部集成的基本逻辑功能块配置成双端口同步ram对采集信号进行存储,完成设计指标。其系统框图如图2。

图2方案二系统框图

由于fpga可**编程,因此大大加快了开发速度。电路中的大部分逻辑控制功能都由单片fpga完成,多个功能模块如采样频率控制模块、数据存储模块都集中在单个芯片上,大大简化了外围硬件电路设计,增加了系统的稳定性和可靠性。fpga的高速性能比其他控制芯片更适合于高速数据采集和处理,而且使用fpga内部存储模块完成输入信号的量化存储,在存储速度上有着外接ram无法比拟的优势。

综上所述比较可知,方案二既可满足题设基本要求又能充分发挥扩展部分,电路简单,易于控制,所以采用该方案。

二、理论分析与计算。

1、采样方式的选择。

设计要求示波器输入频率范围较宽,并且实时采样频率只有1mhz,因此要采用等效采样和实时采样两种采样方式。实时采样是利用a/d时钟对信号直接采样,按照采样定理,采样速率必须高于信号中最高频率的两倍。等效采样是指对多个信号周期连续采样来复现一个信号波形,采样系统能以扩展的方式复现频率大大超过实时采样频率的信号波形。

题目要求最高实时采样速率小于等1msa/s,实时采样通常采取每周期采20个点的方法以保证取到一个完整的信号波形。本设计采用50khz作为两种采样方式的分界频率,信号频率低于50khz时采用实时采样方式,当信号频率50khz和10mhz之间时采用等效采样方式。题目要求等效采样速率不小于200 msa/s,而被测周期信号的最大频率为10mhz,采一个点所需间隔的周期数=等效采样速率/被测周期信号频率,则等效采样时至少需要每20个信号周期采样一个点才能实现等效采样数率大于等于200mhz。

2、垂直灵敏度分析。

设计要求垂直灵敏度分为1v/div、0.1v/div、2mv/div三档,垂直刻度为8 div。a/d转换器的输入信号电压幅度为0~4v,当示波器满刻度显示时,被测信号的幅度将分别为:

vi1=1v/div×8div=8v,vi2=0.1v/div×8div=0.8,vi3=2mv/div×8div=16mv。

a/d转换器的满刻度输入值为vmax=4v,程控放大器电路的增益an=vmax/ vin,其中n,对应于3挡不同垂直灵敏度的增益分别为:a1=4/8=0.5;a2=4/0.

8=5;a3=4/0.016=250。

从5倍增益到250倍增益所跨越的增益范围非常大,大跨度增益自动调节是程控增益放大电路设计的一个难点,本系统通过软件编程实现增益的步进,很好的解决了这个问题,具体分析见软件详细设计部分。

3、扫描速率分析。

a/d的转换速率取决于被测信号的频率范围,或dso对扫描速度的要求,设计要求扫描速度含20ms/div、2μs /div、100 ns/div三挡,并且水平显示分辨率大于等于20点/div,因此对应的采样速率是1ms/点、0.1μs /点、5 ns/点,即要求a/d的等效采样的最高转换速率高于200msa/s,题目要求a/d的最高转换速率不高于1msa/s,设计中采用等效采样的方法来实现100 ns/div、2μs /div两挡的扫描。

三、硬件电路设计。

系统硬件连接图如图3所示。

图3系统硬件连接图。

1、fpga最小系统板设计。

fpga最小系统板采用的是xilinx公司spartanii系列的xc2s200-pq208型20万门芯片,其配置芯片为xilinx公司的专用配置prom芯片xcf02s,以实现加电自动配置。核心板采用5v输入,板上有两块lm317电源芯片分别输出3.3v和2.

5v电压。板上采用100mhz有源晶振,通过内部倍频系统工作时钟可高达200mhz,满足高速设计要求。核心板140只i/o口全部引出,非常便于与外围器件的连接及系统的扩展。

fpga最小系统框图如附录1所示。

2、信号调理电路设计。

ad转换电路对输入模拟信号的幅度范围有一定的要求,因此被测信号输入a/d前需要进行信号调理。信号调理电路组成框图如图4所示。

图4信号调理电路组成框图。

1)衰减电路设计。

信号衰减幅度由fpga通过功率驱动芯片uln2803来控制。uln2803控制继电器的通断,决定了电阻分压网络的衰减倍数,衰减网络电路原理图如附录2所示。

设计任务要求数字示波器的输入阻抗大于1mω,在此电路中设计输入电阻r1+r2=1mω,衰减10倍则有:r1 =100kω,r2=900kω。电容c1,c2在衰减器中起补偿作用,以改善频率响应,避免自激。

设计采用adi公司的高性能fet输入单电压反馈运算放大器ad8065构成电压跟随电路实现阻抗变换,提高衰减电路输出阻抗。同时,为了防止过载时器件的损坏,系统中设计了由四个限幅稳压二极管和电阻构成的过载保护电路,将输入信号电压值限制在±2v的范围之间,限幅稳压电路图见附录3所示。

2)放大电路设计。

程控增益宽带放大电路由增益变化范围线性连续可调的可控增益放大器ad603组成。通过fpga结合8位d/a转换芯片ca3338e对两片ad603引脚端1的电压进行控制,可获得-20~+60db范围的增益,远远大于题目250倍的放大要求,两级输出最大电压在4v左右。两片ad603构成的程控增益控制放大电路如附录4所示。

3、触发电路设计。

数字存储示波器中触发电路的作用是:在满足触发条件时开始对采集的数据按规定的起点地址进行存储和显示。触发电路如附录5所示。

高速比较器选用响应时间为20ns的高速低功率快速采样保持放大器lm360。电阻r2、r3用于调节或选择触发电平,分别为3kω和2kω,后者为可调电位器,可以在0~2v范围内任意选择触发电平。

4、取样保持电路。

取样保持芯片选用ad公司生产的快速采样保持放大器ad781。ad781的快速采样时间为700ns,满足题目对实时采样速率小于等于1msa/s的要求,采用自校舍正结构,具有极小的保持模式误差,保持误差仅为0.01μv/μs。

同时该芯片无需外接元件与外部调整,具有很好的线性和优良的直流和动态性能,十分适用于高速ad转换器的前端电路。ad781的输入信号幅度范围为-12v~+12v,采用±12v直流稳压电源供电,内部功能和引脚图如附录6所示。

5、a/d转换电路。

设计中采用adi公司生产的快速a/d转换芯片ad9224。ad9224为28脚soic和ssop封装的模/数转换器;内部采用闪烁式ad及多级流水线式结构,因而不失码,使用方便、准确度高;在单一+5v电源下,它的功耗仅有376mw,信噪比与失真度为±0.7db,完全满足设计要求。设计中的参考电压使用内部参考电压,将sense与refcom引脚短接,此时电压范围为0~4v。

ad9224应用电路如附录7所示。

为减少a/d转换结果的二次谐波,提高信噪比(snr),a/d芯片前端采用ad8138组成信号调理电路将单端信号转换成差分信号输入。该放大器的输入阻抗高达6mω,可以直接与输入信号相连从而省略隔离放大器,因而可大大精简了电路结构。ad8138应用电路如附录8所示。

6、d/a转换电路。

d/a部分由一片14位高速高精度模数转换芯片ad9764和两片8位d/a转换芯片ca3338e组成。

ad9764用作d/ay,将存储的数字信号转换为模拟信号,从而恢复被测信号。电路设计中的参考电源配置使用内部参考电源,,电压输出范围为:-3.

84v~3.84v。ad9764应用电路如附录9所示。

设计中一片ca3338e对fpga输出的程控放大信号进行数模转换,用于对ad603相关引脚的控制,完成程控增益调节功能。另一片ca3338e作为d/ax用于产生相应扫速和幅度的锯齿波扫描电压使被测信号按照设置的时间关系进行显示,为方便设计和安装调试两片ca3338e选择相同的设计电路。同时该片芯片完成产生100khz方波校准信号的功能,功能切换通过拨码开关控制。

ca3338e应用电路图如附录10所示。

7、直流稳压电源。

直流稳压电源部分通过开关电源分别获得±12v和+5v的电压。其中主控模块fpga 3.3v和2.

5v的供电,采用两块三端可调稳压器lm317得到。lm317应用电路输出电压vo= 1.25(1 + r2/ r1),式中1.

25是集成稳压块输出端与调整端之间的固有参考电压vref,电阻r1常取值120ω~240ω,此处选r1为200ω,经计算,提供3.3v和2.5v电压时r2分别为330ω和200ω。

取样保持电路所需±12v供电由外接直流稳压电源提供,a/d和d/a电路的+5v、-5v电压分别由电源稳压芯片mc78m05和mc79m05提供。稳压电源电路原理图如附录11、附录12所示。

2023年C语言课设题目要求

基本要求 1.可输入学生学号 姓名 性别 入学成绩。保存十个学生信息。2.可有查询功能,比如输入。学号,能显示该生所有信息 扩展功能 1.输入性别,能显示所有该性别学生的信息 2.输入成绩,能显示低于,高于或等于该成绩的学生信息。五 学生成绩统计系统。基本要求 1.输入10个学生的考试成绩 一个成绩...

数学建模2023年C题

2011年全国研究生数学建模竞赛c题。小麦发育后期茎秆抗倒性的数学模型。小麦高产 超高产的研究始终是小麦育种家关注的热点问题。随着产量的增加,小麦的单茎穗重不断增加。但穗重的增加同时使茎秆的负荷增大,导致容易倒伏。倒伏不但造成小麦减产,而且影响小麦的籽粒品质。因此要实现小麦高产优质的跨越,就必须解决...

2023年C语言样题

一 填空 共20 分,每空2分 1 能表达 20 2 在c语言中常量分为两种。3 若有以下定义,则执行表达式y y m y后y的值是 int m 5,y 2 二 单项选择题 共30分,每题2分,请将答案填到题号后边的括号中 1.有如下程序片段 int i 0 while i 2 printf d i...