哈工大电工大作业数字时钟的设计

发布 2022-07-17 19:47:28 阅读 1047

姓名学号:联系**电子邮箱 :

院系及专业:

数字钟的设计。

1.数字时钟功能。

能精确记时并显示时分秒。

2.电路原理。

计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可以实现24h记时。

最后通过显示器显示出来。

3设计方案。

利用555定时器产生周期为一秒的脉冲信号,提供给74ls90计数器进行计时,再通过74ls90连接译码器译码显示输出。

数字钟主要分为数码显示器、60进制和24进制计数器、频率振荡器和校时这几个部分。

数字钟要完成显示需要6个数码管,然后要实现时、分、秒的计时需要60进制计数器和24进制计数器,**软件中发生信号可以用函数发生器**。小时的24进制可以采用74ls90清零发实现。

4设计电路图。

图一:设计电路图。

5方案介绍:

方案中74ls90计时器是设计核心,脉冲用555定时器产生。

实验芯片一:74ls90

通过不同的连接方式,74ls90可以实现四种不同的逻辑功能、

1)计数脉冲从cp1输入,qa作为输出端,为二进制计数器。

2)计数脉冲从cp2输入,qdqcqb作为输出端,为异步五进制加法计数器。(3)若将cp2和qa相连,计数脉冲由cp1输入,qd、qc、qb、qa作为输出端,则构成异步8421码十进制加法计数器。

4)若将cp1与qd相连,计数脉冲由cp2输入,qa、qd、qc、qb作为输出端,则构成异步5421码十进制加法计数器。(5)清零、置9功能。

实验芯二: cd4511

cd4511是一个用于驱动共阴极led(数码管)显示器的bcd码—七段码译码器。

引脚排列如图三。

图三:引脚排列。

bi为消隐功能端,低电平时使所有笔段均消隐,正常显示时,b1端应加高电平。le是锁存控制端,高电平时锁存,低电平时传输数据。a~g是7段输出,可驱动共阴led数码管。

其中,a1、a2、a3、a4、为8421bcd码输入端。a、b、c、d、e、f、g:为译码输出端,输出为高电平1有效。

参考文献。1]吕思忠等主编。数字电路实验与课程设计。哈尔滨工程大学出版社,2023年。

2]高建新等主编。电子技术实验与实训。机械工业出版社,2023年。

3]高吉祥主编。电子技术基础实验与课程设计。电子工业出版社,2023年。

哈工大电工大作业时钟

设计一个数字时钟,具有计时和置位功能。1 用1hz的信号发生器作为信号的产生。2 利用74ls161改进成十进制计数器控制时钟秒钟和分钟的个位。3 利用74ls161改进成六进制计数器控制时钟秒钟和分钟的十位。4 利用74ls161改进成六二十 制计数器控制时钟小时。5 利用74ls161 cr 端...

哈工大电工大作业

顺序字母 数字 显示的设计。一 设计要求。试设计一个能驱动七段共阴极led数码管的译码电路。1 要求 输入变量a b c来自计数器,按顺序000 111计数。当abc 000时,数码管全灭 以后要求依次显示h o p e f u l七个字母。2 要求 输入变量a b c来自计数器,按顺序000 10...

哈工大电工大作业

电子技术课程设计一评分 数字显示电子钟。班级。学号。姓名。日期 2015年6月11日。1 功能块原理说明 本电路按功能分为计时模块,控制调节模块和脉冲分频模块 1 计时模块。电路图如下。秒钟,分钟计时 由1线输入1hz的时钟脉冲,经过两块74ls161二进制计数芯片 分别连接成为十进制与六进制 连接...