题目一:数字钟设计(学号1-15)
一、实验目的。
学习并掌握数字钟的原理、设计方法。
二、实验内容。
计数始终由模60秒计数器、模60分计数器、模24小时计数器、报时模块、分、时设定模块及输出显示模块构成。可以采用同步计数器或异步计数器设计方法。
三、实验要求。
计时范围为0小时0分0秒至23小时59分59秒。
采用6个8段数码管分别显示小时十位,小时个位、分钟十位、分钟个位、秒十位、秒个位。
采用动态显示方法显示。
题目二:1hz—64mhz数字频率计设计(16-30)
一、实验目的。
学习并掌握数字频率计原理、设计、分析和测试方法。
二、实验内容。
用高频率信号去检测低频率的信号,通过对高频率脉冲个数的计数得到低频率信号的频率。
三、实验要求。
用vhdl编写**,**验证,并用8段数码管显示频率值。
题目三:静态显示8位二进制乘法器的实现(31-45)
一实验目的。
学习并掌握应用8位二进制乘法器的原理、设计、分析和测试方法。
二实验内容。
利用移位相加原理设计一个8位二进制乘法器。
三实验要求。
用vhdl编写**,**验证,并用8段数码管显示乘数和乘积。
题目四:交通控制器的设计(46-58)
一、实验目的。
掌握vhdl状态机设计。
二、实验内容。
设计一个由一条主干道和一条支干道的汇合点形成的十字交叉路口的交通灯控制器,具体要求如下:
(1) 主、支干道各设有一个绿、黄、红指示灯,两个显示数码管。
(2)主、支道交替允许通行,主干道每次放行45 s,支干道每次放行25 s,在每次由亮绿灯变成亮红灯的转换过程中,要亮5 s的黄灯作为过渡,并进行减计时显示。
三实验要求。
1、使用vhdl语言实现上述模块并显示交通计时。
2、编译、**、验证。
选作题目。题目一:数字信号发生器设计。
设计要求:(1)产生的数字信号为满足表达式的m序列。
2)数据率范围为10~100kbps,按10kbps步进可调。数据率误差绝对值不大于1%。
题目二:数字频率计及移相器设计。
设计要求:设计一个数字频率计,能够实现测量频率为60khz~150khz之间的信号。并能实现对该输入信号进行15°~ 180°移相。移相步进为15°。
eda课程设计
哈尔滨工业大学 威海 信电学院电子信息工程。一 软硬件介绍。1软件部分介绍。1.1 quartus ii 是altera公司的综合性pld fpga开发软件,支持原理图 vhdl veriloghdl以及ahdl altera hardware description language 等多种设计输...
eda课程设计
目录。1 引言 2 1.1 课程设计的目的与任务 2 1.2 课程设计的内容 2 1.3课程设计仪器设备 2 1.4 课程设计的题目 2 1.5 方案的选择 2 2设计方案 3 2.1 设计原理 3 2.2各功能模块的原理及其源程序 3 2.2.1控制模块 3 2.2.2分频模块 4 2.2.3计时...
EDA课程设计
班级 j电子信息1001 姓名 22222 学号 3101155022 教师 2222 日期 2013 1 11 自选课题一 8路移位寄存型彩灯控制器。一 设计要求。设计一个 8 路彩灯控制电路,要求 1 彩灯明暗变换节拍为 0.25s 和 0.5s,两种节拍交替运行 2 演示花型 3 种 从左到右...