DSP期末试题与答案

发布 2022-09-03 09:06:28 阅读 2545

一 、填空题:

1. dsp芯片的结构特点主要有改进的哈佛结构 、 流水线操作 、 专用的硬件乘法器 、 快速的指令周期 、 低功耗设计 、 高并行度 、 多处理单元 、 特殊的dsp指令等。

2. c54x dsp具有两个 40 位累加器。累加器a的 ag或32-39 位是保护位。

3. 软件中断都是由 intr k 、 trap k 和 reset 产生。

4. tms320c54x片内有8条16位主总线,它们是 1条程序总线 、 3条数据总线 、

4条地址总线 。

5. memroy的作用是用于描述系统实际的硬件资源,用来定义用户设计的系统中所包含的各种形式的存储器,以及它们占据的地址范围 ,sections的作用是用于描述输入段怎样被组合到输出段内,在可执行程序内定义输出段,规定存储器内何处存放置输出段, 允许重命名输出段 。

6. 执行复位操作后,下列寄存器的初始值分别为:asm= 0 、dp= 0 。

7. tms320c54x有三种类型的串行口: 标准同步串行口(spi) 、缓冲串行口(bsp) 、和时分多路复用串行接口(tdm) 。

8. 桶形移位器能把输入的数据进行 0-31 位的左移和 0-15 位的右移。

9. 即寻址方式中的立即数有两种数值形式,数值的位数为 位时为短立即数;数值的位数为 16 位时是长立即数。

10. dsp片内寄存器在c语言中一般采用指针方式来访问,常常采用的方法是将dsp寄存器地址的列表定义在头文件中( 。

11. 所有tms320c54x芯片内部都包含程序存储器和数据存储器。

12. 直接寻址就是在指令中包含有数据存储器地址的低7位用作偏移地址,并与基地址组成 16位的数据存储器地址 。

13. 定时器主要由3个寄存器所组成,包括定时寄存器tim 、 定时周期寄存器prd 、 定时控制寄存器tcr 。

14.链接器对段的处理主要通过 memory 和 sections 两个命令完成。

15.ovly= 0 ,则片内ram只安排到数据存储空间。drom= 1 ,则部分片内rom安排到数据空间。

16.c54x的工作方式状态寄存器pmst提供了三个控制位,包括 mp/非mc 、 ovly 、 drom 。

18.st1的cpl= 1 表示选用堆栈指针(sp)的直接寻址方式。

19.tms320c54x有3个16位寄存器作为状态和控制寄存器,它们是状态寄存器st0 、 状态寄存器st1 、 处理器工作方式状态寄存器pmst 。

20.st1的c16= 0 表示alu工作在双精度算术运算方式。

21.时钟发生器包括一个内部振荡器和一个锁相环(pll)电路 。

22. 所有的coff文件都包含三种形式的段,分别是 .text 文本段 、 data 数据段 、和 .bss 保留空间段 。

23.状态寄存器st1中cpl=0表示使用dp ,cpl=1表示选择的是使用sp 。

24.累加器寻址的两条指令分别是 reada smem 、 writa smem 。

二、简答题。

1.简述tms320c54x的7种基本的数据寻址方式。(p25)

答:1、立即寻址2、绝对寻址3、直接寻址4、间接寻址。

5、累加器寻址6、存储器映射寄存器寻址7、堆栈寻址。

2.段的作用是什么?coff目标文件包含哪些段?(p79)

答:所谓段,是指连续地占有存储空间的一个**段或数据段,是coff文件中最重要的概念。一个目标文件中的每一段都是分开的和各不相同的。

coff目标文件文件包含:(1)text段:可执行**段(2)data段:

已初始化数据段(3)bss段:未初始化数据的保留空间段。

3.简述实现fir滤波器延时一个采样周期运算z-1。的算法。(p184)

答:(1)线性缓冲区法,又称延迟线法。

对于n级的fir滤波器,在数据存储器中开辟一个称为滑窗的n个单元的缓冲区,存放最新的n个样本输入。从最老的样本开始,每读一个样本后,则将此样本向下移位。读完最后一个样本后,输入最新样本至缓冲区的顶部。

优点:新老数据在存储器中存放的位置直接明了。

2) 用循环缓冲区法实现。

对于n级的fir滤波器,在数据存储器中开辟一个称为滑窗的n个单元的缓冲区,在滑窗中存放最新的n个输入样本。每次输入新的样本时,以新样本改写滑窗中的最老数据,而滑窗中的其他数据不需要移动。利用片内bk(循环缓冲区长度)寄存器对滑窗进行间接寻址,循环缓冲区地址首尾相邻。

优点:它不需要移动数据,不存在一个机器周期中要求能够进行一次读和一次写的数据存储器,因而可将循环缓冲区定位在数据存储器的任何位置(线性缓冲区要求定位在daram中)。

8.简述c54x芯片的主要特点。

答:(1)cpu利用其专用的硬件逻辑和高度并行性提高芯片的处理性能。

(2)存储器具有192k字可寻址存储空间(包括64k字程序存储空间、64k字数据存储空间、64k字i/o空间)

(3)高度专业化的指令集能够快速地实现算法并用于高级语言编程优化。

(4)片内外设和专用电路采用模块化的结构设计,可以快速地推出新的系列产品。

(5)tms320c54x执行单周期定点指令时间为25/20/15/12.5/10ns,每秒指令数为40/66/100mips。

6)tms320c54xd电源由idle1、idle2、idle3功耗下降指令控制功能,以便dsp工作在节电模式下,使之更适合于手机。

7)在片**接口,片上的jtag接口符合ieee149.1边界扫描逻辑接口标准,可与主机连接,用于芯片的**和测试。

9.定时器由哪些寄存器组成,他们是如何工作的?(p245)

答:定时器主要由3个寄存器所组成,包括定时寄存器tim 、定时周期寄存器 prd 、定时控制寄存器tcr。定时寄存器tim是一个减1计数器,提供定时器目前的计数值;周期定时器prd用来存取定时时间常数;定时控制寄存器tcr中包含定时器的控制位和状态位,可以使能和屏蔽定时器,决定定时器的工作模式,用来控制定时器的操作。

二、指令解释。

1、mac *ar3+,*ar4+,a,b ;b=a-*ar3+*ar4

ar3=ar3+1

ar4=ar4+1

2、sub #12345,8,a,b ;b=a-12345<<8

3、add *ar2+,*ar2-,a ;a=*(ar2)+*ar2+1)

4、rpt #99重复nop100次。

nop 5、mvdd *ar3+,*ar5

数据存储器内部传送数据ar3→ar5,且指令结束后ar3与ar5加1

6、 abdst *ar3+,*ar4+ ;b=(*ar3-*ar4)<<16

7、cala a按累加器规定的地址调用子程序。

8、st t,*ar7ar7=t,ar7=ar7-1

9、dst b,*ar1ar1=b,ar1=ar1+1

10、sta, *ar4ar4=a,ar4=ar4+1|| a=ar4,ar4-1

|ld *ar4-,a

11、ld #0032h,4,a立即数0032h先左移4位后,再加载累加器a

12、stm #1000h,*ar2立即数1000h存储到ar2指向的地址单元。

13、mac #345,a,b

立即数345与t寄存器的值相乘后与累加器a相加,结果加载累加器b

14、mvdd *ar3-,100h

ar3指向的地址单元的值传送给地址100h,ar3中地址减一。

15、ldm *ar1,aar1指向的地址单元的值加载到累加器a

16、ld #80h, a把立即数80h装入累加器。

16、writa smem

把smem所指定的数据存储单元中的一个数传送到累加器a所指定的成序存储单元。

17、portr fifo,*ar5

把一个数从端口为fifo的i/o口复制到ar5寄存器所指向的数据存储单元中。

19、ldm mmr,a将mmr装入累加器a中。

20、mvkd sample,*ar5 ;

21、add *ar3+,14,a ;将ar3左移14加上a→a ,ar3=ar3+1

22、mpya temp2b<=

23、sta, *ar4+

|ld *ar4-,a

24、dst b,*ar1b存到长字单元 ar1中,且ar减1

25、macd *ar2-,coeffs,a

26、stl a,@quot ;将累加器a的低16位字存放在quot的存储单元中

27、add #4568h,8,a,b ;将4568h左移8位与a相加,赋给b

28、ldm ar1,a存储器映像寄存器寻址方式,将映像寄存器加载。

累加器ar1 → a的低位,其余位置为0

29、mvdd *ar3+,*ar5+

;数据存储器内部传送数据ar3→ar5,且指令结束后ar3与ar5加1

30、mpya temp2b<=

四、编程。2. 编一程序,首先实现对data开始的5个单元赋初值0,1,2,3,4,然后再对每个单元内容加1。

.title ""

.mmregs

DSP期末试题与答案

一 填空题 1.dsp芯片的结构特点主要有改进的哈佛结构 低功耗设计高度并行性。多处理单元 特殊的dsp指令等。2 c54x dsp具有两个 40 位累加器。累加器a的 ag或32 39 位是保护位。3 软件中断都是由 intr k trap k 和 reset产生。4 tms320c54x片内有8...

DSP复习例题与答案

三 指令系统理解。dsp指令如下 add 0 8,ar2 设执行该指令前当前辅助寄存器指针,辅助寄存器以及数据存储器单元情况如下 arp 1,ar0 0x0010,ar1 0x0300,ar2 0x0310,ar3 0x0320,0x0010 0x0000,0x0300 0x0002,0x0310 ...

DSP期末试卷答案A

一 填空 每空1分,共10分 1 ti公司常用的dsp芯片可以归纳为三大系列,分别为 tms320c2000 tms320c5000 tms320c6000。2 tms320f2812器件上有3个cpu定时器,其中用户可以在应用程序中使用的是定时器0 3 事件管理器 ev 中的通用定时器支持4种操作...