DSP技术复习答案

发布 2022-09-03 08:54:28 阅读 7958

第一章习题。

1. 什么是dsp和dsp技术?

答:数字信号处理和数字信号处理器二者的英文简写都为dsp。数字信号处理是信号的数字化及数字运算和变换的处理。

数字信号处理器是一种适合完成数字信号处理运算的硬件芯片。“dsp”一词常用来指数字信号处理器;

dsp技术:和数字信号处理器相关的数字信号处理算法实现技术和理论,即采用通用的或专用的dsp处理器完成数字信号处理的方法与技术。

2. 可编程 dsp芯片的结构特点有哪些?

答:1)、改进的哈佛结构;

2)、多总线结构;

3)、流水线技术;

4)、多处理单元;

5)、特殊的dsp指令;

6)、指令周期短;

7)、运算精度高;

8)、丰富的外设;

9)、功耗低。

3. 什么是冯。诺依曼结构?什么是哈佛结构?什么是改进的哈佛结构?

答:三者结构如图所示。

1)、冯。诺依曼结构:程序和数据空间组织在一起放在存储器中,一条总线完成了cpu和存储器之间的连接,程序和数据只能分时使用总线和cpu通信。

2)、哈佛结构该结构:采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输。

3)、哈佛结构该结构:改进哈佛体系结构分成三个存储区:程序、数据、程序和数据共用,即允许在程序空间和数据空间之间相互传送数据,一般采用双存储空间和数条总线。

4. cisc和risc分别指什么?

答:cisc是复杂指令系统计算机(complex instruction set computer)的简称,risc是指精简指令系统计算机(reduced instruction set computer)的简称。cisc和risc是当前cpu的两种架构。

它们的区别在于不同的cpu设计理念和方法。早期的cpu全部是cisc架构,risc是针对cisc的一些缺点提出来的。

cisc具有大量的指令和寻址方式,但80%的程序只使用20%的指令,大多数程序只使用少量的指令就能够运行。由于cisc的cpu 包含有丰富的单元电路,虽然功能强,但面积大,功耗大。

risc在通道中只包含最有用的指令,只提供简单的操作。而把较长的指令分拆成若干条长度相同的单一指令,一个时钟周期内可以执行一条或者多条指令;可使cpu的工作变得单纯、速度更快,设计和开发也更简单。risc的cpu包含较少的单元电路,因而面积小、功耗低。

对于存储器访问通常只使用加载和存储两个指令。

5. arm是什么?

答: arm 是advanced risc machines的简称,既可以认为是一个公司的名字,也可以认为是对微处理器的通称,还可以认为是一种技术的名字。通常代表着以下三个方面的含义:

1)一个设计arm类型微处理器公司的名字——英国知识产权核(ip)设计公司;

2)一类微处理器的通称;

3) 一种技术的名字(arm微处理器核)。

arm公司自身并不制造微处理器,而arm类处理器的设计公司,而arm的生产由合作伙伴来制造。

arm处理器具有以下特点:

1)、体积小、低功耗、低成本、高性能;

2)、支持thumb(16位)/arm(32位)双指令集,能很好的兼容8位/16位器件;

3)、大量使用寄存器,指令执行速度更快;

4)、大多数数据操作都在寄存器中完成;

5)、寻址方式灵活简单,执行效率高;

6)、指令长度固定。

6. dsp芯片和通用计算机和单片机的区别是什么?

答:dsp的设计目的是为了计算数字信号处理各种算法。特点有:体积小、成本低、功耗小,容易开发,易于实现嵌入式和便携式应用。

通用计算机的设计目的是为了“通用”计算,方便使用。它是具有大容量内存,且操作复杂的系统。

单片机则是为低成本控制领域而设计和开发的,所以单片机位控能力强,i/o接口种类繁多,但处理速度较慢。

7. 按弗林(flynn)分类法可将计算系统结构分为哪四类?

答:弗林(flynn)分类法是根据数字处理中指令流和数据流的多少来对系统结构的并行性进行分类,通常分为以下4类:

1)、单指令流单数据流(sisd)

2)、单指令流多数据流(simd)

3)、多指令流单数据流(misd)

4)、多指令流多数据流(mimd)

8. 什么叫流水线技术?

答:流水线(pipeline)技术指在程序执行时多条指令重叠进行操作的一种准并行处理实现技术。是将每条指令分解为多步,并通过增加硬件来使得各步可以重叠操作,从而实现几条指令并行处理的技术。

采用流水线技术后,并没有加快单条指令的执行速度,而是通过多条指令的并行操作从整体上加快了指令流速度,缩短了程序执行时间。

第二章习题。

1. 通用dsp的性能指标有哪些?

答: 通用dsp的性能指标主要有:字长,芯片运算速度和精度,功耗,片内硬件资源,芯片**以及开发工具等。

2. 定点dsp和浮点dsp的特点是什么?

答:1)定点dsp:内部数据格式采用整数或小数来表示。

内部结构相对简化,运算速度较同期出品的浮点dsp快。功耗小、**低。但运算的动态范围有限,使用时要考虑溢出问题。

2)浮点dsp:内部数据格式采用尾数加指数形式表示。数据动态范围宽,精度高,亦可完成定点运算。与同期出品的定点dsp相比功耗大、成本高、体积也会大点。

3. 对于16位定点dsp,q0表示什么数?q15表示什么数?

答:q0表示整数。q15表示纯小数。

4. 简述ti公司c2000/c5000/c6000系列dsp的特点及主要用途。

答:c2000系列是一个控制器系列,除了有一个 dsp核以外,还有大量的外设资源,如a/d、定时器、各种串口(同步或异步)、watchdog、can总线、pwm发生器、数字io脚等等。2000系列主要用于工业控制领域。

5000和6000系列主要偏重于**图像处理。c5000系列主要分为c54xx和c55xx两个系列。两个系列在执行**级是兼容的,但他们的汇编指令系统却不同。

c5000特别适用于手持通讯产品,如手机、pda、gps等。

ti的tms320c6000是基于超长指令字(vliw)结构的通用dsp系列。该结构包括定点的c62x、浮点的c67x和新的c64x。相对c5000性能更高、速度更快。

该平台的处理和低功耗功能非常适合于影像/**、通信和宽带基础设施、工业、医疗、测试和测量、高端计算和高性能音频等应用。

5. 嵌入式系统arm内核和dsp内核结合的意义何在?

答:arm处理器具有非常强的控制和接口能力,而dsp的数字处理能力很强,所以两者结合起来,非常适合于多**应用的需要。

6.dsp按照用途分类分为 dsp和通用dsp。

答: dsp按照用途分类分为专用 dsp和通用dsp。

7.什么是dsp的d**inci技术?

答:d**inci技术是ti推出的新一代**、图像、语音和音频解决方案的统称。硬件上:

采用soc技术,集成ti的高性能dsp64x+内核和高端的arm内核。arm:提供丰富的外设接口。

dsp:数字信号处理(**、图像、语音和音频)能力。软件上:

提供了很多优化的多**编解码引擎(基于dsp/bios和xdais),api和应用程序框架(基于linux)便捷的集成开发环境。ti的d**inci处理器:tms320dm64x、dm643x、dm644x、dm646x、dm3xx。

第三章习题。

1、tsm320c54x芯片的总线有哪些?它们各自的作用和区别是什么?

答:c54xdsp片内有8条16位总线,即4条程序/数据总线和4条地址总线。

程序总线(pb):传送取自程序存储器的指令**和立即操作数。

数据总线(cb、db和eb)。将内部各单元(如cpu、数据地址生成电路、程序地址生成电路、在片外围电路及数据存储器)连接在一起。其中,cb和db传送读自数据存储器的操作数,eb传送写到存储器的数据。

4条地址总线pab、cab、dab及eab分别为pb、cb、db及eb运送相应的地址信息。

除了以上8条主要的总线外,c54x系列dsp还有一条16位片上双向总线用来访问片上处设。这组总线通过一个总线交换器与db和eb连接。也就是说在同一时刻要么进行读操作(与db连通),要么进行写操作(与eb连通)。

2. tms320c54x芯片的cpu主要由哪些部分构成?它们的功能是什么?

答:1)算术逻辑单元(alu):40位的算术逻辑单元(alu)和两个40位的累加器acca和accb用来二进制补码算术运算和布尔运算。

2)累加器(acca和accb)

累加器acca和accb可用于存放从alu或乘/加单元输出的数据,也能输出数据到alu或乘/加单元。

3)桶形移位寄存器。

桶形移位寄存器有一个40位输入与累加器或数据总cb、db相连,有一个40位输出与alu或数据总线eb相加。桶形移位寄存器对输入数据进行0到31位的左移和0到16位的右移。

4)乘/加单元。

cpu有一个17×17位硬件乘法器,它与一个40位专用加法器相连。乘/加单元可以在一个指令周期里完成17×17位的进制补码乘法运算,也可以在一个流水线状态周期内完成一个乘法累加(mac)运算。

5)比较、选择和存储单元(cssu):专门用于快速执行viterbi算法的特殊硬件。

6)指数编码器(exp encoder):用于支持单周期指令exp的专用硬件。它可以求出累加器中的指数值,并以2的补码形式存放到t寄存器中。

3. tms320c54x芯片的流水线共有多少个操作阶段?每个阶段执行什么任务?

答:6个操作阶段。分别为:

1)预取程序指令:将下一条指令的地址提供给程序地址总线pab。

2)取程序指令:从程序总线pb上取得指令放入指令寄存器ir中。

3)指令译码:对ir内的指令译码,决定对存储器的访问类型(读或者写),以及对cpu和数据地址产生单元dagen进行怎样的控制。

4)存取准备:数据地址产生单元输出要读取的操作数地址到数据地址总线dab上,如果需要第2个操作数,则将其地址放在cab上。

5)读操作:从数据总db(及cb)上读取操作数,同时如果需要的话,把将要写入存储器的数据地址提供给写地址总线eab。

6)执行/写操作:指令被执行,同时通过数据写总线eb完成写操作。

4.流水线操作中哪些情况可能发生冲突?解决冲突的办法有哪些?

答:由dsp内部的多总线并行、多逻辑并行(运算单元、地址产生单元等)、高速(一个周期内可以访问两次片内存储器)操作、存储存储器分块(单存取、双存储、及分块)、多级指令流水线和有限的内部寄存器等影响,使得dsp在高速运行时难免有时会发生资源冲突(总线冲突、存储器访问冲突、寄存器冲突、其他资源冲突),导致流水线冲突。

DSP复习例题与答案

三 指令系统理解。dsp指令如下 add 0 8,ar2 设执行该指令前当前辅助寄存器指针,辅助寄存器以及数据存储器单元情况如下 arp 1,ar0 0x0010,ar1 0x0300,ar2 0x0310,ar3 0x0320,0x0010 0x0000,0x0300 0x0002,0x0310 ...

DSP答案

1.流水线?答 dsp芯片采用多组总线结构,允许cpu同时进行指令和数据的访问。因而,可在内部实行流水线操作。执行一条指令,总要经过取指 译码 取数 执行运算,需要若干个指令周期才能完成。流水线技术是将各个步骤重叠起来进行。既第一条指令取指 译码时,第二条指令取指 第一条指令取数时,第二条指令译码,...

DSP答案

设ar2 2060h,作为基地址,指向x 0 的存储单元。ar0 0008h 第2次 ar2 0b寻址 ar2 2068h,即x 8 第3次 ar2 0b寻址 ar2 2064h即x 4 第4次 ar2 0b寻址 ar2 206dh即x 12 1 coff common object file fo...