计算机组成原理作业1
1.把下面给出的几个十进制的数化为二进制的数(无法精确表示时,小数点后取3位)、八进制的数、十六进制的数:7+3/4,-23/64,27.
5,-125.9375,5.43解答:
23/64=-(0.010111)2=-(0.27)8=-(0.5c)16
27.5=(11011.1)2=(33.4)8=(1b.8)16
2.把下面给出的几个不同进制(以下标形式给出的右括号之后)的数化成十进制的数:
解答:3.写出下面2组数的原、反、补表示,并用补码计算每组数的和、差。双符号位的作用是什么?它只出现在什么电路之处?
1) x=0.1101 y=-0.0111
2) x=10111101 y=-00101011
解答:双符号位能容易检查加减运算中的溢出情况。当符号位相同,数值结果正确;当符号位为01或10时,表示数值溢出。
01表示两个正数相加之和≥1的情况,通常称数值“上溢”;为10时,表示两个负数相加之和<-1的情况,通称数值“下溢”。前面的1个符号位是正确的符号位。
只有在算术与逻辑运算部件中采用双符号位。因为只在把两个模4补码的数值送往算术与逻辑运算部件完成加减计算时,才把每个数的符号位的值同时送到算术与逻辑运算部件的两位符号位,所以只有在算术和逻辑运算部件中采用双符号位。
6.假定x=0.0110011*211,y=0.1101101*2-10(此处的数均为二进制)。
1)浮点数阶码用4位移码、尾数用8位原码表示(含符号位),写出该浮点数能表示的绝对值最大、最小的(正数和负数)数值;
2)写出x、y正确的浮点数表示(注意,此处预设了个小陷阱);
3)计算x+y;
4)计算x*y。
解答:(1)绝对值最大 111 1 1111111;
绝对值最小 001 1 0000000
2)x: 1 011 0 0110011、y: 0 110 0 1101101
3)计算x+y
a:求阶差:|△e|=|1011-0110|=0101
b:对阶:y变为 1 011 0 00000 1101101
c:尾数相加:00 0110011 00000+ 00 00000 1101101=00 0110110 01101
d:规格化:左规:尾数为0 1101100 1101,阶码为1010
f:舍入处理:采用0舍1入法处理,则有00 1101100+1=00 1101101
e:不溢出。
所以,x+y最终浮点数格式的结果: 1 010 0 1101101,即0.1101101*210
3)计算x*y
a:阶码相加:[x+y]移=[x]移+[y]补=01 011+11 110=01 001
符号位10第1位为0,不溢出;00时上溢,01时下溢)
b:尾数相乘结果:0 1010110 110111
c:已满足规格化要求,不需左规,尾数不变,阶码仍为001
d:舍入处理:按0舍1入规则,尾数之后的6位110111舍去,尾数+1=0 1010111
所以,x*y最终浮点数格式的结果: 1 001 0 1010111,即0.1010111*21
计算机组成原理》形成性作业2答案。
1.计算机指令中要用到的操作数一般可以来自哪些部件?如何在指令中表示这些操作数的地址?通常使用哪些寻址方式?
解答:计算机指令中要用到的操作数一般可以来自:
内部的通用寄存器,此时应在指令字中给出用到的寄存器编号(寄存器名),通用寄存器的数量一般为几个、十几个,故在指令字中须为其分配或更多一点的位数来表示一个寄存器;该寄存器的内容,可以是指令运算用到的数据,也可能用作为一个操作数的地址。
2.可以是外围设备(接口)中的一个寄存器,通常用设备编号或设备入出端口地址或设备映像地址来表示;
3.可以是内存储器的一个存储单元,此时应在指令字中给出该存储单元的地址。
计算机的寻址方式:
1.立即数寻址:操作数直接给出在指令字中,即指令字中直接给出的不同再是操作数地址,而是操作数本身。
2.直接寻址:操作数地址字段直接给出操作数在存储器中的地址。
3. 寄存器寻址:指令字中直接给出操作数所在的通用寄存器的编号。
4. 寄存器间接寻址:指令字中给出通用寄存器的编号,在寄存器中给出的不是一个操作数,而是操作数地址时,就可以用这一地址去读写存储器。
5. 变址寻址:指令字中给出的一个数值(变址偏移量)与指定的一个寄存器(变址寄存器)的内容相加之和作为操作数的地址,用于读写存储器。
6.相对寻址:指令字中给出的一个数值(相对寻址偏移量)与程序计数器pc的内容相加之和作为操作数的地址或转移指令的转移地址。、
7. 基地址寻址:把在程序中所用的地址与一个特定的寄存器(基地址寄存器)的内容相加之和作为操作数的地址或指令的地址。
8.间接寻址:指令字的地址字段给出的既不是一个操作数的地址,也不是下一条指令的地址,而是一个操作数地址的地址,或一条指令地址的地址。
9.堆栈寻址:堆栈是存储器中一块特定的按“后进先出”原则管理的存储区,该存储区中被读写单元的地址是用一个特定的寄存器命同的,该寄存器被称为堆栈指针(sp)。
如果有些指令,其操作码部分已经指明一个操作数为堆栈中的一个单元的内容,则它已经约定将使用sp访问该单元,故不必在指令的操作数地址字段中另加说明。
2.什么是形式地址?简述对变址寻址、相对寻址、基地址寻址应在指令中给出些什么信息?如何得到相应的实际(有效)地址?各自有什么样的主要用法?
解答:表示在指令中的操作数地址,通常被称为形式地址;用这种形式地址并结合某些规则,可以计算出操作数在存储器中的存储单元地址,这一地址被称为物理地址。
变址寻址:指令字中给出的一个数值(变址偏移量)与指定的一个寄存器(变址寄存器)的内容相加之和作为操作数的地址,用于读写存储器。主要适合于处理数组型数据。
相对寻址:指令字中给出的一个数值(相对寻址偏移量)与程序计数器pc的内容相加之和作为操作数的地址或转移指令的转移地址。与变址寻址的区别是,计算实际地址所用的寄存器已确定为pc,故无须再在指令中指定;而变址寻址中的可用的变址寄存器往往有多个,通常要在指令中指定本次要使用哪一个。
主要用于指令转移。
基地址寻址:把在程序中所用的地址与一个特定的寄存器(基地址寄存器)的内容相加之和作为操作数的地址或指令的地址。主要用于为多道程序或浮动地址程序定位存储器空间。
基地址寄存器中的值是由系统程序用特权指令设定的,用户不能在自己的程序对其进行修改。
4.简述计算机的控制器的功能和基本组成。微程序的控制器和组合逻辑的控制器在组成和运行原理方面的相同、不同之处表现在**?
解答:计算机的控制器的功能是向整机每个部件提供协同运行所需要的控制信号。是依据当前正在执行的指令和它所处的执行步骤,形成并提供出在这一时刻整机各部件要用到的控制信号。
控制器的基本组成:
1.程序计数器(pc):能提供指令在内存中的地址的部件,服务于读取指令,并接收下条要执行的指令地址;
2.指令寄存器(ir):能保存读来的指令内容的部分,以保存本指令执行的整个过程中要用到的指令本身的主要信息;
3.脉冲源和启停控制逻辑:是指令执行的步骤标记线路,它标记出每条指令的各执行步骤的相对次序关系;
4.时序控制信号的产生部件:依据指令内容、指令的执行步骤(时刻),也许还有些别的什么条件信号,来形成并提供出当前各部件本时刻要用到的控制信号。
计算机整机各硬件系统,正是在这些信号控制下协同运行,产生预期的执行结果,也就是执行一条又一条的指令。
组合逻辑的控制器和和程序的控制器是计算机中两种不同类型的控制器,其共同点是:基本功能都是提供计算机各个部件协同运行所需要的控制信号,组成部分都有程序计数器pc,指令寄存器ir,都分成几个执行步骤完成每一条指令的具体功能;不同点主要表现在处理指令执行步骤办法,提供控制信号的方案不一样,组合逻辑控制器是用节拍发生器指明指令执行步骤,用组合逻辑电路直接给出应提供的控制信号,其优点是运行速度明显地快,缺点是设计与实现复杂些,但随着大规模现场可编程集成电路的出现,该缺点已得到很大缓解;微程序的控制器是通过微指令地址的衔接区分指令执行步骤,应提供的控制信号是从控制存储器中读出来的,并经过一个微指令寄存器送到被控制部件的,其缺点是运行速度要慢一点,优点是设计与实现简单些,易用于实现系列计算机产品的控制器,理论上可实现动态微程序设计。
计算机组成原理》形成性作业3答案。
1.在计算机中,为什么要采用多级结构的存储器系统?它们的应用是建立在程序的什么特性之上的?
答:在现代的计算机系统中,通常总是采用由三种运行原理不同,性能差异很大的存储介质分别构建高速缓冲存储器、主存储器和虚拟存储器,再将它们组成**结构的统一管理、高度的一体化存储器系统。由高速缓冲存储器缓解主存储器读写速度慢,不能满足cpu运行速度需要的矛盾;用虚拟存储器更大的存储空间,解决主存储器容量小,存不下更大程序与更多数据的难题。
计算机组成原理形成性考核作业答案
一 选择题 1 机器数 中,零的表示形式是唯一的。b a 原码 b 补码 c 移码 d 反码。2 某计算机字长16位,采用补码定点小数表示,符号位为1位,数值位为15位,计算机组成原理形成性考核作业一。一 选择题 1 机器数 中,零的表示形式是唯一的。b a 原码 b 补码 c 移码 d 反码。2 ...
计算机组成原理作业答案
作业一。1 计算机的主要性能指标包括哪些?参 计算机的主要技术性能指标有下面几项 主频 字长 存储容量 存取周期和运算速度等。1 主频 主频即时钟频率,是指计算机的cpu在单位时间内发出的脉冲数。2 字长 字长是指计算机的运算部件能同时处理的二进制数据的位数,它与计算机的功能和用途有很大的关系。字长...
计算机组成原理作业答案
计算机组成原理 作业 二 答案。一 简答题。1 解 存储器的层次结构主要体现在cache 主存和主存 辅存这两个存储层次上。cache 主存层次在存储系统中主要对cpu访存起加速作用,即从整体运行的效果分析,cpu访存速度加快,接近于cache的速度,而寻址空间和位价却接近于主存。主存 辅存层次在存...