FPGA技术课程设计题目

发布 2022-09-30 22:27:28 阅读 4448

课题一定时闹钟。

设计要求:设计一个具有系统时间设置和带闹钟功能的24小时计时器中的应用。电子钟要求如下:

1)计时功能:4位led数字时钟对当前时间的小时和分钟进行显示,显示的最长时间为23小时59分。

2)设置并显示新的闹钟时间:用户先按“set”键,再用数字键“0”~“9”输入时间,然后按“alarm”键确认。在正常计时显示状态下,用户直接按下“alarm”键,则已设置的闹钟时间显示在显示屏上。

3)设置新的计时器时间:用户先按“set”键,再用数字键“0”-“9”输入新的时间,然后按“time”键确认。在输入过程中;输入的数字在显示屏上从右到左依次显示。

例如,用户要设置新的时间 12:00,则按顺序输入“l”,“2”,“0”,“0”键,与之对应,显示屏上依次显示的信息为:“1”,“12”;“120”,“1200”。

如果用户在输入任意几个数字后较长时间内,例如5秒,没有按任何键,则计时器恢复到正常的计时显示状态。

4)闹钟功能:如果当前时间与设置的闹钟时间相同,则扬声器发出蜂鸣声;

教学提示:课题二波形发生器。

设计要求:

1)设计并实现一个可产生正弦波、三角波波形发生器。

2)其工作频率为50mhz,可产生1mhz、2mhz、3mhz、4mhz、5mhz的正弦波、三角波。所产生波形的幅度、相位均可调整,输出数据的字长为12 bit。若波形的频率为n mhz,则相位的最小调幅为2π*n/60。

2)要求进行4级幅度调整,即rom中存储的数据字长为10 bit,rom输出的数据分别乘以、和100。

教学提示:根据题目所给出的要求,可以计算出设计波形发生器时所需的各项参数。采用dds技术,波形发生器的结构框图如图1所示。

图1 dds波形发生器的结构框图。

EDA技术课程设计题目

总体要求说明 1 画出实体图。2 画出实验原理图。3 编写出vhdl源程序 可以是vhdl程序 原理图混合方式实现,但不能以单纯原理图方式实现 4 调试程序,带有逐行注释的vhdl程序 得出 的时序波形图。5 实物验证,到eda实验箱中实现设计的功能 鼓励 到自有fpga开发板上运行,但必须是现场 ...

电子技术课程设计题目

课题1 出租汽车里程计价表。1 设计秒信号和0.1分信号脉冲产生器。2 选用十进制系数乘法器。3 设计四级bcd码计数 译码和显示器。4 选用产生行驶里程信号的干簧继电器作为脉冲信号产生电路 5 根据陈发起输入系数a b c d设计拨码开关 按键 电路,以改变里程单价。课题2 彩灯控制器。1 设计一...

电子技术课程设计题目

课程设计 题目 增益可自动变换的放大器。一 设计任务和要求 一 设计一个增益可自动变换的直流放大器。1 输入信号为0 1v时,放大3倍 为1v 2v时,放大2倍 为2v 3v时,放大1倍 3v以上放大0.5倍 2 通过数码管显示当前放大电路的放大倍数,用 分别表示 倍即可。3 电源采用 5v电源供电...